W66CQ2NQUAFJ

Winbond
454-W66CQ2NQUAFJ
W66CQ2NQUAFJ

Fabricante:

Descripción:
DRAM 4Gb LPDDR4X, DDP, x32, 1600MHz, -40C-105C

Ciclo de vida:
Verificar estado con la fábrica:
No es clara la información sobre el ciclo de vida. Obtenga una cotización para verificar la disponibilidad de este número de pieza del fabricante.
Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 130

Existencias:
130 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
53 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Las cantidades superiores a 130 estarán sujetas a requisitos mínimos de pedido.
Se establece un tiempo de entrega prolongado para este producto.
Mínimo: 1   Múltiples: 1   Máxima: 130
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$17.74 $17.74
$17.00 $170.00

Atributo del producto Valor de atributo Seleccionar atributo
Winbond
Categoría de producto: DRAM
RoHS:  
SDRAM - LPDDR4X
4 Gbit
32 bit
1.6 GHz
WFBGA-200
128 M x 32
1.06 V
1.95 V
- 40 C
+ 105 C
Tray
Marca: Winbond
Sensibles a la humedad: Yes
Estilo de montaje: SMD/SMT
Tipo de producto: DRAM
Cantidad de empaque de fábrica: 144
Subcategoría: Memory & Data Storage
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

CNHTS:
8542329010
CAHTS:
8542320020
USHTS:
8542320036
MXHTS:
8542320299
ECCN:
EAR99

W66BP6NB/W66CP2NQ SDRAM LPDDR4

Winbond W66BP6NB/W66CP2NQ SDRAM LPDDR4 offers a Single-Die-Package (SDP) or Dual-Die-Package (DDP) and a 2 or 4 clocks architecture on the Command/Address (CA) bus. The LPDDR4 utilizes the 2 or 4 clocks architecture on the CA bus to reduce the number of input pins in the system. The 6-bit CA bus contains the command, address, and bank information. Each command uses a 1, 2, or 4 clock cycle, during which command information is transferred on the positive edge of the clock.