TPD3S714-Q1EVM

Texas Instruments
595-TPD3S714-Q1EVM
TPD3S714-Q1EVM

Fabricante:

Descripción:
Herramientas de desarrollo de administración de IC TPD3S714-Q1EVM

En existencias: 10

Existencias:
10 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
12 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1   Máxima: 5
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$90.01 $90.01

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Herramientas de desarrollo de administración de IC
RoHS:  
Evaluation Modules
Power Management Specialized
3.3 V, 5 V
TPD3S714-Q1
TPD3S714
Marca: Texas Instruments
Descripción/Función: Evaluation module for TPD3S714-Q1 USB 2.0 interface protection with short to battery and short to ground
Tipo de interfaz: USB
Temperatura de trabajo máxima: + 125 C
Temperatura de trabajo mínima: - 40 C
Tipo de producto: Power Management IC Development Tools
Calificación: AEC-Q100
Cantidad de empaque de fábrica: 1
Subcategoría: Development Tools
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

CNHTS:
8543709990
USHTS:
8473301180
TARIC:
8473302000
MXHTS:
8473300499
ECCN:
EAR99

TPD3S714-Q1EVM Evaluation Module (EVM)

Texas Instruments TPD3S714-Q1EVM Evaluation Module (EVM) is designed for the evaluation of the TPD3S714-Q1, a USB 2.0 interface protection IC. The evaluation module contains four TPD3S714-Q1's (U1, U2, U3, and U4). U1 is configured with two USB 2.0 Type-A connectors (USB1 & USB2) for capturing system-level tests. U2 is configured with 4 SMA (S1 - S4) connectors to allow 4-port analysis with a vector network analyzer. U3 is configured with test points for striking ESD to the protection pins. U3 is also configured for capturing clamping waveforms using J3 with an oscilloscope during an ESD test. U4 is pinned out for device-level tests.